# Übersicht Ist-Zustand

Eine kurze Übersicht bietet folgende Grafik und beschreibt den vorgefundenen Zustand, der bei Beginn des Projektes übernommen wurde.



Abbildung 3: Übersicht der Module innerhalb des bisherigen Quartusprojekts

In der Ausarbeitung der Studienarbeit "Bilddatenvorverarbeitung in einem FPGA" von Herrn Herbst, sind die Module im Detail beschrieben. Daher werden im Folgenden die Module in Ihrer groben Funktion beschrieben, um sich ein Gesamtbild des Projektes machen zu können.

Abbildung 3 verfasst die Aufteilung der Module innerhalb des FPGA Bordes. Der Aufbau der vorgefundenen Hardware ist in Abbildung 4 zu sehen.



Abbildung 4: Übersicht verwendete Hardware

### Modul: cameralink tapping base

Die Kamera "STC-CMC33PCL" verfügt über verschiedene Modi für die Übertragungsweise der Kameradaten. Der erste Kontaktpunkt zwischen FPGA-Modul und Kamera stellt das Modul "cameralink\_tapping\_base" dar. In dem Modul werden die Daten der Camera Link Schnittstelle nach der Spezifikation der Kameramodi vorverarbeitet.



Abbildung 5: Blockschaltbild

Die Eingangsgröße "CLRRX\_BASE[0..27]" stellt die Daten dar, die von der Kamera an das FPGA Board übermittelt werden. Die Definition von CLRRX\_BASE kann in der Spezifikation zu Camera Link nachgelesen werden und wird an dieser Stelle nicht genauer erläutert. Um die Ausgangsgrößen aus Abbildung 5 zu verstehen, benötigen wir ein Verständnis dafür welche Modi in der Kamera zur Verfügung stehen.

### Kameramodi: Taps, horizontales und vertikales Timing

Ein Bild wird von der Kamera zeilenweise übermittelt, für die Übertragung werden die Steuersignale LVAL, FVAL und DVAL verwendet.

LVAL = Line Valid, HIGH definiert gültige Pixel

FVAL = Frame Valid, HIGH definiert gültige Zeile

DVAL = Data Valid, HIGH definiert Daten gültig

Jeder Pixel kann dabei aus einer Bittiefe von 8, 10 oder 12 Bits bestehen, dies ist eine weitere Einstellung der Kamera.



Abbildung 6: Übersicht Timing horizontal, Modi 2Tap, 642 Pixel horizontal

"2 Tap" bedeutet das eine Bildzeile aufgeteilt über zwei Kanäle übertragen wird. In Abbildung 6 werden über das Signal "Tap 1: DA", alle ungeraden Pixel aus den Gesamten 642 übertragen und in "Tap 2: DB" alle geraden Pixel. Durch die parallele Übertragung wird der Datendurchsatz verdoppelt im Vergleich zur einfachen Datenübertragung bei gleichem Takt.

Diese Einstellung wird in der Kamera als "TAP Count" eingestellt, oben beschrieben die Einstellung "TAP Count = 2Tap". Darüber hinaus gibt es die Einstellung "3Tap", welche die die Übertragung auf drei Kanäle aufteilt, jedoch nicht anders in der Funktionsweise zu "2Tap" daher keine genauere Erläuterung dazu an dieser Stelle.

Das Signal "LVAL" zeigt mit einer steigenden Flanke den Beginn der Pixel an.

### **Vertikales Timing**



Abbildung 7: Übersicht Timing vertikal, 484 Zeilen vertikal

In Abbildung 7 wird das Timing der vertikalen Zeilen erläutert. Wichtig beim Lesen der Abbildung ist die Einheit der Zeit, anders als bei Abbildung 6 ist hier die der Takt (CLK) Ausschlag gebend, sondern die Anzahl der vergangenen Zeilen. So steht "498H" für 498 Zeilen die Vergangen sind. (H = horizontals).

## Modul: camera\_data\_mux\_gen

Das Modul vereint die Signale "TAP1" und "TAP2" aus Abbildung 5: Blockschaltbild in einem 4 Byte Shift Register. Eine detaillierte Erklärung des Moduls kann in der Ausarbeit "Seite 19 camera\_data\_mux\_gen, Bilddatenvorverarbeitung in einem FPGA, Lukas Herbst" gefunden werden.



Abbildung 8: Blockschaltbild

Aufbau Intern: camera\_data\_mux\_gen (Vereinfachte Version)

TAP2 (8 Bit)

TAP1 (8 Bit)

CLK

SDRAM\_Write
Shift by 2 Byte

DATA (32 Bit)

Abbildung 9: Vereinfachte Funktionsweise Modul "camera\_data\_mux\_gen"